計測や監視システムのアプリケーション設計では、データ収集システム(データアクイジションシステム)の高い分解能と低消費電力を実現するため、最適な製品の選定が不可欠である。アナログ・デバイセズが提供する高精度かつ低消費電力なシグナルチェーンは、そのシステム設計の基盤として重要な役割を担っており、ΣΔ ADCやSAR ADCなどを含むシグナルチェーンの構築時に、消費電力を最小限に抑えつつもシステムの精度を保つことが求められている。
本稿では、そのために必要なタイミング要件やその解決策に焦点を当てて解説する。特に、逐次比較型A/Dコンバーター(SAR ADC)を使用するケースにスポットライトを当て、シグナルチェーンの要ともいえるアナログフロントエンド(AFE)をはじめ、ADCやデジタルインタフェースのタイミングについて詳しく言及する。